很多朋友对关于数字电路中触发器的应用有哪些,关于数字电路中触发器的应用不是很了解,六月小编刚好整理了这方面的知识,今天就来带大家一
很多朋友对关于数字电路中触发器的应用有哪些,关于数字电路中触发器的应用不是很了解,六月小编刚好整理了这方面的知识,今天就来带大家一探究竟。
数字时序电路中常用的触发器有三种:电平触发器、脉冲触发器和边沿触发器。今天给大家介绍这三种触发,就不多说了,直接切入正题。1.电平触发器的逻辑结构,它只能在CLK为高电平时接受输入信号,并根据输入信号将触发器的输出设置为相应的输出。它由一个SR触发器和两个与非门组成,也称为同步SR触发器。2.脉冲触发器
如上图所示,脉冲触发器由两个相同电平触发的SR触发器组成,其中左边的SR触发器成为主触发器,右边的称为从触发器。这个电路也叫主从式SR触发器。脉冲触发器的触发方式分为两步:第一步是当CLK=1时,主触发器接收到输入端的信号,被置为相应的状态,而从触发器不动。第二步,当CLK下降沿到来时,根据主触发器的状态翻转从触发器。
因此,q和q’的输出状态变化发生在CLK的下降沿。其图形符号如下:
3.如上图所示,边沿触发器是COMOS集成电路中使用的主要边沿触发器电路结构。其实就是两个CMOS传输门组成的电平触发D触发器。当CLK=0时,TG1导通,TG2截止,TG3截止,TG4导通。当CLK=1为是时,TG1关闭,TG2开启,TG3开启,TG4关闭。边沿触发器的次级状态仅取决于时钟信号的上升沿或下降沿到达时输入的逻辑状态,在此之前或之后输入信号的变化对触发器的输出状态没有影响。
根据逻辑功能的不同特点,钟控触发器通常可以分为SR触发器、JK触发器、T触发器和D触发器。触发器是数字设计中时序逻辑电路的基本单元,它使电路具有记忆功能。时序逻辑电路和组合逻辑电路的匹配设计,让数字电路拥有无限可能!
以上就是关于关于数字电路中触发器的应用有哪些,关于数字电路中触发器的应用的知识,希望能够帮助到大家!
声明本站所有作品图文均由用户自行上传分享,仅供网友学习交流。若您的权利被侵害,请联系我们